(2023年11月1日,四川成都)英诺达(成都)电子科技有限公司发布了EnFortius®凝锋®RTL级功耗分析工具(RPA),用于在IC设计早期对电路功耗进行评估,以及早对电路设计进行优化。该款工具为英诺达低功耗EDA系列的第三款工具,从低功耗静态检查(LPC),到门级功耗分析(GPA),英诺达凭借这款最新的工具继续向前推进,探索功耗优化之路。
在芯片设计全流程中,持续追踪、获取准确的功耗数据对设计团队至关重要,这不仅意味着功耗水平在设计中的各个抽象阶段(RTL级、门级)和层级(SoC级、Block级)是透明、可控的,驱动设计团队做出更好的设计决策;此外,通过对功耗的持续管理和优化,还可以提高设计效率、节省因功耗而产生的迭代成本。
尤其在IC设计阶段的早期(RTL阶段),对功耗进行准确且一致的评估分析,为芯片的设计提出修改建议,在这个阶段功耗设计优化的效果是最好的,因为这个阶段抽象层级高,修改的灵活度也更高,越是在后期,优化的空间也就越小。因此,在RTL阶段需要重复执行功耗估算,并针对不同的设计架构进行功耗比较,以最终评估并提高设计的能耗效率。
在这个过程中,由于没有经过逻辑综合,缺少物理信息等重要的数据,要准确对功耗进行预估是非常困难的。设计团队需要仿真数据,工艺库文件以及其他参考数据才能一步步接近真实的功耗。所以设计团队需要一套先进的工具和设计流程,以在早期获得准确的功耗数据。
英诺达的EnFortius® RPA是用于估算RTL阶段IC功耗的静态分析工具,可以帮助用户在设计早期获取准确的功耗数据,找到设计中的功耗热点,优化电源管理策略,从而降低电路功耗。该款工具支持行业标准输入文件,同时还采用了英诺达自主开发的高效快速逻辑综合引擎以及物理线网模型,进一步提高了功耗估算的准确性。
EnFortius® RPA的特点及优势
集成的功耗解决方案,可在不同设计抽象层次(RTL级、门级、SoC级和Block级),对功耗进行全面分析;
支持行业标准输入文件:
System Verilog;
提供工艺库单元数据的Liberty文件;
提供信号活动信息的SAIF/FSDB文件;
提供寄生参数信息的SPEF文件;
自研开发的高效逻辑综合、门控综合与时钟树综合引擎;
自研开发且已申请专利的物理线网模型,可以通过参考设计的现有物理数据完成更准确的线网电容估算;
快速的信号概率和信号翻转率的传播算法;
进行峰值功率和峰值活动分析;
支持具有不同电压的多电压域功耗分析;
各类指标分析和报告,例如各逻辑层级和逻辑组的动态及静态功耗,时钟门控比 (CGR) 和时钟门控效率(CGE)等;
创新的高效数据和算法架构可以完成超大规模设计(等效逻辑门过亿)的功耗分析;
RTL阶段功耗估算及探索的新范式
立足于自主创新,英诺达该款产品不仅填补了国产EDA市场的空白,同时也对功耗估算和分析流程进行了创新探索,目前已获得多项发明专利。
“此次发布的这款RTL级功耗分析工具采用了最新的软件开发技术,在数据和算法架构上都进行了创新,可以帮助SoC等超大规模集成电路的设计项目快速完成准确、一致的功耗评估和分析。” 英诺达的创始人、CEO王琦博士谈到,“作为当前主流设计流程中不可或缺的一环,相信这款工具将成为客户功耗优化过程中可靠、得力的助手。在低功耗设计领域,英诺达将继续发挥自身优势,不断地探索功耗优化之路,为行业提供更加优秀的工具。”
超睿科技总裁蒋江表示:“IC设计的规模越来越大,功耗密度不断增加,成为阻碍高性能芯片开发的一道壁垒。基于其上一款门级功耗分析工具,英诺达的这款RTL级分析工具速度快,对大规模电路功耗在RTL阶段可实现精准预测。非常高兴看到国产EDA的又一次创新突破,也期待英诺达再接再厉,继续在低功耗设计EDA工具领域不断开拓,从功耗检查到功耗分析、从RTL到Signoff为业界提供更完整更全面的低功耗解决方案。”
雄立科技验证经理王昉表示:“功耗是设计团队面临的瓶颈之一,英诺达的RTL级功耗分析工具可以帮助工程师们在芯片设计早期准确估算静态和动态功耗,通过探索不同的代码功耗对比快速收敛,实现设计早期的功耗优化。结合英诺达的其他低功耗解决方案,我相信设计团队可以更高效的完成低功耗设计,帮助我们推出更有竞争力的IC产品。”
11月10-11日,英诺达将亮相广州的ICCAD 2023,届时,将向观众介绍、展示英诺达的全方位低功耗解决方案。11月11日下午在【EDA与IC设计专题论坛】,英诺达将作相关的技术分享,同时,我们诚邀您莅临我们的展台参观指导。更多详情,请关注英诺达的微信公众号(英诺达EnnoCAD),或通过以下方式与我们联系。
邮箱:contact@ennocad.com
电话:028-85331562
地址:成都市高新区和乐二街171号B6-2栋18层